Xilinx 繼續為 7 係列、Zynq®-7000、UltraScale™ 和 UltraScale+ 和 Versal 亚博平台网站是多少 係列提供高度集成型綜合係統監控器 (SYSMON) 功能。這一便利功能有利於監控 FPGA、SOC 或 ADAP 的物理工作狀況,包括結溫、電源電壓和外部電壓,這是很多工業標準(包括 FIPS 140-2、IEC 61508 和 ISO26262)的一項重要要求。
全新平台管理控製器 (PMC) 中的 Versal SYSMON 在啟動時提供快速寄存器訪問,以 8kSPS 對 160 個通道進行采樣,並對所有輸入進行多達 16 個平均采樣。此外,新采用了基於寄存器的中斷功能來代替上一代的 EOC 引腳和 EOS 引腳。
內部參考電壓已得到改進,可提供與推薦外部參考電壓相當的精度(± 1% 電壓檢測精度),從而降低了整體係統 BOM 成本。
7-係列 & Zynq-7000 |
UltraScale |
UltraScale+ |
Versal |
|
---|---|---|---|---|
AMS Block |
XADC |
SYSMON |
SYSMON |
SYSMON |
位置 | PL | PL | PS & PL | PMC |
外部輸入數量 | 17 | 17 | 17 | 17 |
平均功能 | 16, 64 或 256 | 16, 64 或 256 | 16, 64 或 256 | 2、4、8 或 16 |
ADC |
雙 12 位、1 MSPS |
10 位,0.2 MSPS |
10 位,0.2 MSPS & 1MSPS |
10 位,0.2 MSPS & 1MSPS |
電壓參考 | 片上或外部 | 片上或外部 | 片上或外部 | 片上或外部 |
報警輸出數量 | 8 | 16 | 16 | 16 |
接口 |
JTAG, DRP, AXI |
I2C, JTAG, DRP, AXI |
PMBus, I2C, JTAG, DRP, AXI, ATB |
PMBus、II2C、JTAG & AXI via PMC |
Xilinx 繼續為 7 係列、Zynq®-7000、UltraScale™ 和 UltraScale+ 和 Versal 亚博平台网站是多少 係列提供高度集成型綜合係統監控器 (SYSMON) 功能。這一便利功能有利於監控 FPGA、SOC 或 ADAP 的物理工作狀況,包括通過 ADC 進行的的結溫、電源電壓和外部電壓,這是很多工業標準(包括 FIPS 140-2、IEC 61508 和 ISO26262)的一項重要要求。
全新平台管理控製器 (PMC) 中的 Versal SYSMON 在啟動時提供快速寄存器訪問,以 8kSPS 對 160 個通道[1]進行采樣,並對所有輸入進行多達 16 個平均采樣。此外,新采用了基於寄存器的中斷功能來代替上一代的 EOC 引腳和 EOS 引腳。內部參考電壓已得到改進,以達到與外部參考電壓相當的精度 (± 1%),從而降低了係統的整體 BOM 成本和 PCB 占板麵積。
Xilinx System Monitor 是電源管理基礎架構的一項重要功能,可以提升整個係統的安全性、保密性和可靠性,並為所有支持 I2C/PMBus 遙測的係統提供板級電源、溫度和外部輸入信息。
Vivado 中的 Xilinx 控製、接口和處理係統 (CIPS) IP 允許輕鬆編程 SysMon,通過使用 Versal 器件和System Management Wizard可以輕鬆配置 SYSMON,以執行在特定係統上 UltraScale+ 和上一代器件的要求。
7 係列 FPGA 和 Zynq-7000 SoC AMS 技術提供各種使用模型,從簡單的係統監控到更複雜的模擬測量(需要數字後處理,比如線性化、過濾、校準和過采樣)無所不包。XADC 可為各種應用提供高靈活性、高集成度以及低成本等優勢。
7 係列 FPGA 和 Zynq-7000 SoC 集成了 Xilinx XADC 模塊,該模塊具有額外的模擬混合信號 (AMS) 功能。除了執行係統監控功能外,XADC 還可直接取代很多應用(例如,汽車控製和功耗轉換)中所需的分立式模數轉換器,從而可降低 BOM 成本,減少控製環路時延。
文件名 | 文件大小 | 修改日期 |
---|---|---|
AM006 - Versal ACAP 係統監視器架構手冊 | 893 KB | 2021-4-19 |
Analog Mixed Signal Technology Product Brief | 607 KB | 2013-1-18 |
《UltraScale 架構係統監控器用戶指南》 | 2.89 MB | 2021-9-15 |
Virtex-6 FPGA System Monitor 用戶指南 | 2.24 MB | 2014-9-18 |
Virtex-5 FPGA System Monitor 用戶指南 | 3.22 MB | 2011-2-2 |
System Management Wizard 亚博平台网站是多少 指南 | 2.72 MB | 2019-12-18 |
XADC Layout Guidelines 版本說明 | 3.48 MB | 2013-2-13 |
驅動 Xilinx Analog-to-Digital Converter 應用說明 | 588 KB | 2016-2-24 |
/content/dam/xilinx/support/documents/white_papers/wp398_AMS_and_Analog.pdf |
[1]保留 SYSMON 測量的一些電源 ID 用於內部功能。
[2]電流測量需要外部分流電阻。
[3]如需更多信息,請參閱數據表中的 DC 和 AC 開關特性。